Оптимизация BIOS. Полный справочник по всем параметрам BIOS и их настройкам
Шрифт:
Delayed Transaction (Задержанная операция)
Обычные опции: Enabled, Disabled.
С шиной PCI работают многие устройства, которые не соответствуют стандарту PCI, это контроллеры и мосты I/O (например, мосты PCI-PCI и PCI–ISA). Для того чтобы соответствовать стандарту PCI 2.1, должно быть выполнено правило максимального ожидания PCI.
По этому правилу устройство, совместимое с PCI 2.1, должно обслуживать запрос на запись в течение 16 циклов таймера PCI, если это первое чтение, и в течение 8 циклов, если это повторное чтение. Если устройство не может обслужить запрос, шина PCI отменяет операцию, чтобы другие устройства PCI могли получить доступ к шине. Но устройство, совместимое
Если устройство-мастер осуществляет чтение с конечного устройства на шине PCI, но не может выполнить правило максимального ожидания PCI, операция отменяется с помощью команды Retry (Повторить). Устройству-мастеру придется повторно обращаться к шине. При включении опции PCI Delayed Transaction устройство может свободно продолжать операцию чтения. Если первичное устройство получает управление шиной и повторяет команду чтения, данные на конечном устройстве будут готовы для немедленного доступа. Благодаря этому повторная операция чтения может быть завершена в течение требуемого периода ожидания.
Если операция записи была отложена, первичное устройство будет повторять обращение к шине, в то время как конечное устройство завершает запись данных. Когда первичное устройство получает управление шиной, оно повторяет запрос на запись. Теперь для завершения операции конечному устройству не нужно возвращать данные (при выполнении операции чтения); достаточно послать на первичное устройство сигнал завершения.
Одно из преимуществ функции PCI Delayed Transaction состоит в том, что она позволяет первичным устройствам PCI использовать шину, в то время как операция выполняется конечным устройством. Если не применять данную функцию, шина PCI будет простаивать во время завершения операции.
Также опция PCI Delayed Transaction позволяет данным записи оставаться в буфере, в то время как шина PCI инициирует выполнение операции в соответствии с требованиями стандарта PCI. Данные записываются в память в то время, как конечное устройство работает над операцией и выполняет ее до завершения записи на конечном устройстве. Без этого все данные записи будут прописываться в память, и только после этого система сможет приступить к выполнению новой операции PCI.
Как видите, опция PCI Delayed Transaction позволяет более эффективно использовать шину PCI, а также повысить производительность PCI, так как запись может осуществляться одновременно с другими операциями. В BIOS опция PCI Delayed Transaction применяется для того, чтобы активировать функцию PCI Delayed Transaction.
Рекомендуем включить данную функцию, чтобы улучшить производительность шины PCI и выполнить требования спецификации PCI 2.1. Отключите ее только в том случае, если одна из ваших PCI-карт не может правильно работать с этой опцией, или если вы используете PCI-карты, которые не совместимы со стандартом PCI 2.1.
Обратите внимание на то, что многие издания (и даже ранние версии «Руководства по оптимизации BIOS») утверждали, что это функция ISA, которая активирует буфер записи 32 бит для записей PCI–ISA Но это совершенно неверно! Данная функция BIOS не является ISA-функцией и не управляет буферами записи. Она служит для того, чтобы допустить выполнение записи во время выполнения операции PCI.
Disable Unused PCI Clock (Отключить неиспользуемый таймер PCI)
Обычные опции: Enabled, Disabled.
Когда таймер материнской платы дает импульс, пики сигналов создают EMI (Electromagnetic Interference – Электромагнитные помехи). В результате возникают
помехи в работе других электронных устройств. Чтобы уменьшить воздействие помех, BIOS может модулировать импульсы или отключить неиспользуемые слоты.Эта функция BIOS является аналогом функции Auto Detect DIMM/PCI Clk.
При включении функции BIOS выполняет мониторинг PCI слотов и отключает сигналы ко всем свободным слотам. Сигналы к используемым слотам AGP, PCI и памяти отключаются в случае отсутствия активности.
Теоретически, таким образом можно уменьшить EMI и не подвергать систему риску. Это позволит системе снизить потребление электроэнергии, так как питание потребляется только работающими компонентами.
Выбор настройки для этой функции полностью зависит от ваших предпочтений. Рекомендуем включить данную опцию, чтобы сэкономить электроэнергию и уменьшить EMI.
DRAM Act to PreChrg CMD
Обычные опции: 5T, 6T, 7T, 8T, 9T.
При запросе от любой команды чтения строка памяти активируется с помощью RAS (Row Address Strobe – Импульс адреса строки). Чтобы считать данные из ячейки памяти, соответствующий столбец активируется с помощью CAS (Column Address Strobe – Импульс адреса столбца). Используя сигналы CAS, из одной активной строки можно считать несколько ячеек.
Однако при считывании данных из другой строки активная строка должна быть деактивирована. Строка не может быть деактивирована до тех пор, пока время tRAS не закончится.
Задержка модуля памяти отражается в соответствующих спецификациях. Для JEDEC это последняя цифра в последовательности из четырех цифр. Например, если ваш модуль памяти имеет спецификацию 2-3-4-7, задержка tRAS для него будет равна 7 циклам.
Как и функция SDRAM Tras Timing Value, эта функция BIOS управляет минимальным временем активации банка памяти (tRAS). Под минимальным временем активации подразумевается временной интервал между активацией строки и моментом, когда эта строка может быть деактивирована. Отсюда и возникло название опции DRAM Act to PreChrg CMD, которое является сокращением от DRAM Activate Command to Precharge Command (Команда между активацией DRAM и обновлением).
Если период tRAS слишком велик, это может привести к снижению производительности, так как деактивация активных строк задерживается. При уменьшении периода tRAS активная строка будет деактивирована быстрее.
Однако если период tRAS слишком короткий, времени для завершения операции может быть недостаточно. Это снижает производительность системы и может вызвать потерю или повреждение данных.
Чтобы получить оптимальную производительность, используйте минимальное значение. Как правило, оно равно: CAS Latency (Время ожидания CAS) + tRCD + 2 цикла таймера. Например, если вы настроили CAS Latency на 2 цикла, а tRCD на 3 цикла, вы получаете значение, равное 7 циклам.
Если ваша система будет сообщать об ошибках или зависать, увеличьте значение tRAS на один цикл, чтобы стабилизировать работу.
DRAM Burst Length 8QW (Продолжительность записи 8QW для DRAM)
Обычные опции: Enabled, Disabled.
Блоковые операции (burst transactions) повышают производительность SDRAM, так как данные читаются и записываются блоками с использованием только одного адреса столбца.
В такой операции только при первой передаче данных для чтения или записи учитывается начальная задержка, необходимая для активации столбца. Последующие операции в последовательности выполняются без задержки. Это позволяет намного быстрее считывать и записывать блоки данных.